МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ
НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ “ЛЬВІВСЬКА ПОЛІТЕХНІКА”
/
Кафедра ЕОМ
Курсова робота
З курсу «Комп`ютерна схемотехніка»
На тему: «Запам`ятовувальний пристрій з мікропрограми керуванням»
Зміст роботи
1. Мікропрограма у відповідності із заданим варіантом 3
2. Граф роботи МПА 4
3. Отримання виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2,К3 5
4. Опрацювання та опис схеми електричної функціональної пристрою 6
5. Вибір та опис елементної бази. Опрацювання та опис схеми електричної принципової пристрою 8
6. Опрацювання МПА на основі ІМС типів К155РЕ3 (постійний запам’ятовуючий пристрій) та К555ТМ9 (регістр) 15
6.1 Отримання виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2,К3 в цифровій формі 15
6.2 Таблиця істинності ПЗП 15
6.3 Схема МПА побудованого на основі ПЗП 16
8. Список використаної літератури 17
1.Мікропрограма у відповідності із заданим варіантом 22.1
А0: якщо то К0 йти до А1;
якщо то К0 йти до А2;
якщо то К0 йти до А3;
якщо то K3,K2 йти до А1;
А1: якщо то К1 йти до А2;
якщо то К2 йти до А2;
якщо то К1 йти до А2;
якщо то К1 йти до А1;
А2: якщо то K2 йти до А3;
якщо то К0 йти до А0;
якщо то K1 йти до А1;
якщо то К3,K2 йти до А3;
А3: якщо то К3,K2 йти до А0;
якщо то К3,K2 йти до А2;
якщо то K2 йти до А0;
якщо то К2 йти до А1
K0 – EWR
K1 – E+1
K2 – CS
K3 – RD
2.Граф МПА
3. Вирази для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3
D0=
D1=
K0=
K1=
K2=
K3=
4.Спрощена форма виразів для функцій збудження D0,D1 та функцій виходів K0,K1,K2,K3:
D0=/Q1/Q0/(/Y1 Y0) //Q1 Q0 Y1 Y0/Q1/Q0/(/Y1 Y0) /Q1 Q0 Y1 Y0
D1=/Q1/Q0 (/Y1 Y0/Y1 Y0) //Q1 Q0/Y1/Q1/Q0/(Y1/Y0) /Q1 Q0/Y1/Y0
K0=/Q1/Q0/(Y1 Y0) //Q1 Q0 Y1/Y0
K1=/Q1 Q0/(/Y1 Y0) /Q1/Q0 Y1/Y0
K2=/Q1/Q0 Y1 Y0//Q1 Q0 /Y1 Y0/Q1/Q0(/Y1/Y0/Y1 Y0)/Q1 Q0
K3=/Q1/Q0 Y1 Y0/Q1/Q0 Y1 Y0/Q1 Q0/Y1
5. Опрацювання та опис схеми електричної функціональної пристрою
КУРСОВА РОБОТА
З курсу «Комп’ютерна Схемотехніка»
Зм.
Арк.
№ докум.
Підпис
Дата
Запам’ятовувальний
Пристрій з МПК
Функціональна схема
Літера
Маса
Масштаб
Виконав
Ортинський Я.В.
у
Прийняв
Вітер Ю. С.
Аркуш
Аркушів 1
НУ «ЛП» , ІКТА
Кафедра ЕОМ, гр. КІ-24
Рисунок 2 – Функціональна схема запам’ятовувального пристрою
Запам’ятовувальний пристрій з мікропрограмним керуванням складається з операційного автомату (ОА) та керуючого автомату (КА). Операційний автомат складається з лічильника адреси – СТ2 та запам’ятовувального пристрою – RAM, адресованого лічильником.
Лічильник адреси під час дії тактового імпульса (ТІ), виконує наступні операції: скид в “0”, запис та збільшення вмісту на 1 при наявності на керуючих входах сигналів EWR та E+1 відповідно; запам’ятовувальний пристрій, з організацією 256х8, виконує читання при наявності сигналів CS, RD=1, а запис при CS, RD=0.
Входи завантаження лічильника та інформаційні входи/виходи запам’ятовувального пристрою під’єднані до двонаправленої 8-розрядної шини даних (ШД). Керуючі сигнали:
EWR=K0
E+1=K1
CS=K2
RD=K3
Вони виробляються керуючим автоматом у відповідності з заданою мікропрограмою. Керуючий автомат складається з комбінаційної схеми (КС) на 4 входи та 6 виходів, а також синхронного регістра на D-тригерах (RG).
Під впливом вхідних сигналів У1, У0 на виходах регіст...